以布线为中心的物理设计平台,为SoC提供卓越PPA与先进工艺支持
Aprisa是西门子EDA先进的物理设计平台,以布线为中心的统一数据模型,实现从RTL到GDSII的完整数字实现流程。其“布线中心”架构让布局、时钟树综合等阶段实时共享布线信息,减少迭代,与Calibre签核工具高度相关。
已获三星14nm至2nm工艺认证,并引入AI能力,相比前代可提升10倍生产力、10% PPA,缩短流片时间3倍。致力于为HPC、AI芯片提供卓越功耗、性能和面积结果。
统一数据模型使布局、CTS与布线实时交互,精准预知拥塞与时序,减少手动干预,加速收敛。
通过高质量CTS、有用时钟偏移及智能优化,在HPC与先进节点下实现性能、功耗、面积的最佳平衡。
Aprisa AI采用生成式AI与智能体,自动探索设计空间,实现10% PPA提升和3倍更快的流片。
获得三星14nm至2nm(SF2/SF2P)官方认证,支持FinFET/MBCFET,确保低风险流片。
优化拥塞与时序,满足CPU/GPU/NPU大芯片的PPA需求。
利用AI引擎实现高算力、低功耗的加速器设计。
紧凑布局、高效布线,适用于面积和功耗敏感的SoC。
已用于Secafy等公司从180nm到16nm的物理设计,稳定可靠。
我们的技术专家将为您提供产品演示、技术评估与报价咨询,帮助您快速评估Aprisa如何优化您的设计流程。