硬件辅助验证(HAV)平台,整合硬件仿真与FPGA原型验证,加速系统级芯片开发。
Veloce CS 是西门子EDA推出的硬件辅助验证(HAV)平台,业界首个整合硬件仿真、企业原型验证和软件原型验证的统一系统。基于西门子自研Crystal加速器芯片和AMD Versal Premium VP1902 FPGA,支持设计规模从4000万门到超过400亿门。
平台包含三款产品:Veloce Strato CS(硬件加速仿真)、Veloce Primo CS(企业原型验证)、Veloce proFPGA CS(软件原型验证)。与Veloce Strato相比,Strato CS性能提升最高5倍,保持完整可观测性。已被Arm、AMD等领先半导体公司采用,成为SoC和系统级验证的重要工具。
Veloce Strato CS性能提升5倍,保持完整可观测性,支持4000万至400亿门设计。Crystal加速器芯片提供高容量、高性能仿真能力
Veloce Primo CS基于AMD Versal Premium VP1902 FPGA,提供高度一致的企业级原型验证,支持无缝迁移到仿真环境
Veloce proFPGA CS提供桌面实验室版本,从单FPGA扩展到数百个,加速固件、操作系统和应用程序开发
模块化刀片配置,符合现代数据中心对易安装、低功耗、优异冷却和紧凑封装的要求,支持云部署
Arm Neoverse CSS采用Veloce CS进行pre-validation,合作伙伴能够更快地将硅基解决方案推向市场
支持完整系统工作负载执行,出色的可观测性和一致性,加速项目收敛,降低每个验证周期成本
RTL级功率分析精度达15%,门级精度达5%,支持SSD等存储设备的延迟与性能验证
proFPGA CS从单FPGA扩展到数百个,适用于大规模SoC和Chiplet设计的原型验证
技术专家为您提供产品演示、技术评估与报价咨询,帮助您了解硬件辅助验证如何加速芯片设计、缩短软件开发周期。